142427562

Producten

AM3352BZCZA100

Korte beschrijving:

– mDDR: 200-MHz klok (400-MHz datasnelheid)
– DDR2: 266-MHz klok (532-MHz datasnelheid)
– DDR3: 400-MHz klok (800-MHz datasnelheid)
– DDR3L: 400-MHz klok (800-MHz datasnelheid)
– 16-bits databus
- 1 GB totale adresseerbare ruimte


Product detail

Productlabels

Functies

Tot 1 GHz Sitara™ ARM® Cortex®
-A8 32‑bits RISC-processor
– NEON™ SIMD-coprocessor
- 32 KB L1-instructie en 32 KB gegevenscache met enkele fout

Detectie

– 256 KB L2-cache met foutcorrectiecode (ECC)
- 176 KB On-Chip Boot ROM
- 64 KB toegewezen RAM
- Emulatie en foutopsporing - JTAG
– Onderbrekingscontroller (tot 128 onderbrekingsverzoeken)
Geheugen op de chip (gedeeld L3 RAM)
- 64KB RAM voor algemene doeleinden op de chipgeheugencontroller (OCMC).
– Toegankelijk voor alle Masters
- Ondersteunt retentie voor snel wakker worden
Externe geheugeninterfaces (EMIF)
– mDDR(LPDDR), DDR2, DDR3, DDR3L

Controleur

– mDDR: 200-MHz klok (400-MHz datasnelheid)
– DDR2: 266-MHz klok (532-MHz datasnelheid)
– DDR3: 400-MHz klok (800-MHz datasnelheid)
– DDR3L: 400-MHz klok (800-MHz datasnelheid)
– 16-bits databus
- 1 GB totale adresseerbare ruimte
- Ondersteunt één x16 of twee x8 geheugenapparaatconfiguraties
- Geheugencontroller voor algemeen gebruik (GPMC)
- Flexibele 8-bits en 16-bits asynchrone geheugeninterface met maximaal zeven chipselecties (NAND, NOR, Muxed-NOR, SRAM)
- Gebruikt BCH-code om 4-, 8- of 16-bits ECC te ondersteunen
- Gebruikt Hamming-code om 1-bits ECC te ondersteunen
- Error Locator-module (ELM)
- Gebruikt in combinatie met de GPMC om adressen te lokaliseren van gegevensfouten van syndroompolynomen die zijn gegenereerd met behulp van een BCH-algoritme
– Ondersteunt 4-, 8- en 16-bit per 512-byte blokfoutlocatie op basis van BCH-algoritmen
Programmeerbaar real-time eenheidssubsysteem en industrieel communicatiesubsysteem (PRU-ICSS)
– Ondersteunt protocollen zoals EtherCAT®, PROFIBUS, PROFINET, EtherNet/IP™ en meer
– Twee programmeerbare real-time units (PRU's)
– 32-bits RISC-processor voor laden/opslaan, geschikt voor 200 MHz
- 8 KB instructie-RAM met detectie van enkele fouten (pariteit)
- 8KB aan gegevens-RAM met detectie van enkele fouten (pariteit)
- Single-Cycle 32-bits multiplier met 64-bits accumulator
- Verbeterde GPIO-module biedt ondersteuning voor ShiftIn/Out en parallelle vergrendeling op extern signaal
- 12 KB gedeeld RAM met detectie van enkele fouten (pariteit)
– Drie registerbanken van 120 bytes die toegankelijk zijn voor elke PRU
- Interrupt Controller (INTC) voor het afhandelen van systeeminvoergebeurtenissen
– Lokale verbindingsbus voor het aansluiten van interne en externe masters op de bronnen binnen de PRU-ICSS
– Randapparatuur in de PRU-ICSS:
- Eén UART-poort met Flow Control-pinnen,
Ondersteunt tot 12 Mbps
– Eén Enhanced Capture (eCAP)-module
- Twee MII Ethernet-poorten die industrieel ondersteunen
Ethernet, zoals EtherCAT
– Eén MDIO-poort
Module voor voeding, reset en klokbeheer (PRCM).
- Regelt het in- en uitschakelen van de stand-by- en diepe slaapstanden
– Verantwoordelijk voor Sleep Sequencing, Power Domain Switch-Off Sequencing, Wake-Up Sequencing en Power Domain Switch-On Sequencing
– Klokken
– Geïntegreerde hoge frequentie van 15 tot 35 MHz
Oscillator gebruikt om een ​​referentieklok te genereren voor verschillende systeem- en perifere klokken
- Ondersteunt individuele klok inschakelen en uitschakelen
Controle voor subsystemen en randapparatuur
Vergemakkelijkt een lager stroomverbruik
– Vijf ADPLL's om systeemklokken te genereren
(MPU-subsysteem, DDR-interface, USB en randapparatuur [MMC en SD, UART, SPI, I2C], L3, L4, Ethernet, GFX [SGX530], LCD Pixel Clock)


  • Vorig:
  • Volgende: